ATSAM4S4AA-MU ARM Microcontroladores MCU QFNGREENIND
♠ Descripción del producto
Atributo del producto | Valor de atributo |
Fabricante: | Pastilla |
Categoria de producto: | Microcontroladores ARM - MCU |
RoHS: | Detalles |
Serie: | SAM4S |
Estilo de montaje: | SMD/SMT |
Paquete / Caja: | QFN-48 |
Centro: | BRAZO corteza M4 |
Tamaño de la memoria del programa: | 256 KB |
Ancho del bus de datos: | 32 bits |
Resolución ADC: | 12 bits |
Frecuencia de reloj máxima: | 120 MHz |
Número de E/S: | 34 E/S |
Tamaño de RAM de datos: | 64 KB |
Tensión de alimentación - Mín.: | 1,08 voltios |
Tensión de alimentación - Máx.: | 1,32 voltios |
Temperatura mínima de funcionamiento: | - 40C |
Temperatura máxima de funcionamiento: | + 85C |
Embalaje: | Bandeja |
Voltaje de suministro analógico: | 1,2 voltios |
Marca: | Tecnología de microchip / Atmel |
Tamaño de la ROM de datos: | 16 KB |
Voltaje de E/S: | 3,3 V |
Tipo de interfaz: | I2C, I2S, SPI, USART |
Sensible a la humedad: | Sí |
Número de canales ADC: | 8 canales |
Número de temporizadores/contadores: | 6 Temporizador |
Tipo de producto: | Microcontroladores ARM - MCU |
Tipo de memoria de programa: | Destello |
Cantidad del paquete de fábrica: | 260 |
Subcategoría: | Microcontroladores - MCU |
Unidad de peso: | 0.005309 onzas |
Núcleo
̶ ARM Cortex-M4 con 2 Kbytes de caché funcionando hasta 120 MHz
̶ Unidad de protección de memoria (MPU)
̶ Conjunto de instrucciones DSP
̶ Juego de instrucciones Thumb®-2
Compatible pin a pin con productos heredados SAM3N, SAM3S, SAM4N y SAM7S (versión de 64 pines)
Recuerdos
̶ Flash incorporado de hasta 2048 Kbytes con banco dual y memoria caché opcionales, ECC, bit de seguridad y bloqueobits
̶ Hasta 160 Kbytes de SRAM integrada
ROM de 16 Kbytes con rutinas de cargador de arranque integradas (UART, USB) y rutinas IAP
̶ Controlador de memoria estática (SMC) de 8 bits: compatibilidad con SRAM, PSRAM, NOR y NAND Flash
Sistema
̶ Regulador de voltaje incorporado para operación de suministro único
̶ Power-on-Reset (POR), Brown-out Detector (BOD) y Watchdog para un funcionamiento seguro
̶ Osciladores resonadores cerámicos o de cuarzo: potencia principal de 3 a 20 MHz con detección de fallos y baja potencia opcional32,768 kHz para RTC o reloj de dispositivo
̶ RTC con modo de calendario gregoriano y persa, generación de formas de onda en modos de bajo consumo
̶ El circuito de calibración del contador RTC compensa la imprecisión de la frecuencia del cristal de 32,768 kHz
̶ Oscilador RC interno ajustado de fábrica de alta precisión de 8/12 MHz con frecuencia predeterminada de 4 MHz para el arranque del dispositivo,acceso de recorte en la aplicación para el ajuste de frecuencia
̶ Oscilador RC interno de reloj lento como reloj de dispositivo de modo de bajo consumo permanente
̶ Dos PLL de hasta 240 MHz para reloj de dispositivo y para USB
sensor de temperatura
̶ Detección de manipulación de bajo consumo en dos entradas, antimanipulación mediante la eliminación inmediata de la copia de seguridad de uso generalregistros (GPBR)
̶ Hasta 22 canales periféricos DMA (PDC)
Modos de bajo consumo
̶ Modos de suspensión, espera y copia de seguridad;consumo hasta 1 µA en modo Backup
Periféricos
̶ Dispositivo USB 2.0: 12 Mbps, FIFO de 2668 bytes, hasta 8 terminales bidireccionales, transceptor en chip
̶ Hasta dos USART con ISO7816, IrDA®, RS-485, SPI, Manchester y modo módem
̶ Dos UART de 2 hilos
̶ Hasta dos módulos de interfaz de 2 hilos (compatibles con I2C), un SPI, un controlador síncrono en serie (I2S), unInterfaz de tarjeta multimedia de alta velocidad (SDIO/SD Card/MMC)
̶ Dos contadores de tiempo de 16 bits de 3 canales con modo de captura, forma de onda, comparación y PWM, decodificador de cuadraturaLógica y contador ascendente/descendente gris de 2 bits para motor paso a paso
̶ PWM de 4 canales de 16 bits con salida complementaria, entrada de fallo, contador generador de tiempo muerto de 12 bits para el motorcontrol
̶ Temporizador en tiempo real de 32 bits y RTC con funciones de calendario, alarma y recorte de 32 kHz
̶ Registros de copia de seguridad de propósito general (GPBR) de 256 bits
̶ Hasta 16 canales, ADC de 1 Msps con modo de entrada diferencial y etapa de ganancia programable y calibración automática
̶ Un DAC de 1 Msps y 12 bits de 2 canales
̶ Un comparador analógico con selección de entrada flexible, histéresis de entrada seleccionable
̶ Unidad de cálculo de comprobación de redundancia cíclica (CRCCU) de 32 bits para comprobar la integridad de los datos de las memorias fuera/en el chip
̶ Registrar protección contra escritura
E/S
̶ Hasta 79 líneas de E/S con capacidad de interrupción externa (sensibilidad de borde o nivel), eliminación de rebotes, filtrado de fallas y terminación de resistencia en serie ondie
̶ Tres controladores de entrada/salida paralelos de 32 bits, modo de captura paralelo asistido por DMA periférico
Paquetes
̶ Paquetes de 100 derivaciones
LQFP: 14 x 14 mm, paso de 0,5 mm
TFBGA – 9 x 9 mm, paso 0,8 mm
VFBGA – 7 x 7 mm, paso 0,65 mm
̶ Paquetes de 64 derivaciones
LQFP – 10 x 10 mm, paso 0,5 mm
QFN – 9 x 9 mm, paso 0,5 mm
WLCSP: 4,42 x 4,72 mm, paso de 0,4 mm (SAM4SD32/SAM4SD16)
WLCSP: 4,42 x 3,42 mm, paso de 0,4 mm (SAM4S16/S8)
WLCSP: 3,32 x 3,32 mm, paso de 0,4 mm (SAM4S4/S2)
̶ Paquetes de 48 derivaciones
LQFP – 7 x 7 mm, paso 0,5 mm
QFN – 7 x 7 mm, paso 0,5 mm