KSZ8895MQXI Circuitos integrados Ethernet 5 puertos 10/100 Conmutador gestionado con MII RMII
♠ Descripción del producto
Atributo del producto | Valor de atributo |
Fabricante: | Pastilla |
Categoria de producto: | Circuitos integrados de Ethernet |
RoHS: | Detalles |
Estilo de montaje: | SMD/SMT |
Paquete / Caja: | PQFP-128 |
Producto: | Conmutadores Ethernet |
Estándar: | 10BASE-T, 100BASE-TX |
Número de transceptores: | 5 transceptor |
Velocidad de datos: | 10 Mb/s, 100 Mb/s |
Tipo de interfaz: | 7 hilos, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Voltaje de suministro operativo: | 3,3 V |
Temperatura mínima de funcionamiento: | - 40C |
Temperatura máxima de funcionamiento: | + 85C |
Serie: | KSZ8895 |
Embalaje: | Bandeja |
Marca: | Tecnología de microchip / Atmel |
Kit de desarrollo: | KSZ8895MQX-EVAL |
Dúplex: | Dúplex completo, semidúplex |
Sensible a la humedad: | Sí |
Tipo de producto: | Circuitos integrados de Ethernet |
Cantidad del paquete de fábrica: | 66 |
Subcategoría: | Circuitos integrados de comunicación y redes |
Corriente de suministro - Máx.: | 86mA, 107mA |
Tensión de alimentación - Máx.: | 3,3 V |
Tensión de alimentación - Mín.: | 1,8 voltios |
Unidad de peso: | 0,031394 onzas |
♠ Conmutador Ethernet gestionado 10/100 integrado de 5 puertos con interfaz MII/RMII
El KSZ8895MQX/RQX/FQX/MLX es un conmutador de cinco puertos administrado de capa 2 altamente integrado con numerosas características diseñadas para reducir el costo del sistema.Diseñado para sistemas de conmutadores de cinco puertos de 10/100 Mbps sensibles al costo con bajo consumo de energía, terminación en chip y controladores de alimentación de núcleo interno, admite ancho de banda de memoria de alto rendimiento y estructura de conmutador basada en memoria compartida con configuración sin bloqueo.Su amplio conjunto de funciones incluye administración de energía, límite de velocidad programable y relación de prioridad, VLAN basada en etiqueta/puerto, filtrado de paquetes, priorización de QoS de cuatro colas, interfaces de administración y contadores MIB.La familia KSZ8895 proporciona múltiples interfaces de datos de CPU para abordar de manera efectiva las aplicaciones Fast Ethernet actuales y emergentes cuando el puerto 5 está configurado para separar MAC5 con interfaces SW5-MII/RMII y PHY5 con P5-MII/RMII.
La familia KSZ8895 ofrece tres configuraciones, lo que brinda la flexibilidad para cumplir con diferentes requisitos:
• KSZ8895MQX/MLX: cinco transceptores 10/100Base-T/TX, una interfaz SW5-MII y una P5-MII
• KSZ8895RQX: cinco transceptores 10/100Base-T/TX, una interfaz SW5-RMII y una P5-RMII
• KSZ8895FQX: cuatro transceptores 10/100Base-T/TX en los puertos 1, 2, 3 y 5 (el puerto 3 se puede configurar en modo fibra).Un transceptor 100Base-FX en el puerto 4. Una interfaz SW5-MII y una P5-MII
Todos los registros de unidades MAC y PHY pueden ser administrados por la interfaz SPI o SMI.Se puede acceder a los registros MIIM a través de la interfaz MDC/MDIO.EEPROM puede configurar todos los registros de control para el modo no administrado.
KSZ8895MQX/RQX/FQX están disponibles en el paquete PQFP de 128 pines.KSZ8895MLX está disponible como paquete LQFP de 128 pines.
Características avanzadas del interruptor
• Compatibilidad con VLAN IEEE 802.1q para hasta 128 grupos VLAN activos (rango completo 4096 de ID de VLAN)
• La tabla MAC estática admite hasta 32 entradas
• Opciones de etiqueta/sin etiqueta de ID de VLAN, por puerto
• Inserción o eliminación de etiquetas IEEE 802.1p/q por puerto según el puerto de entrada (salida)
• Límite de velocidad programable en el ingreso y egreso por puerto
• Compatibilidad con limitación de velocidad basada en paquetes sin fluctuaciones
• Protección contra tormentas de transmisión con control de porcentaje (global y por puerto)
• Compatibilidad con RSTP del protocolo de árbol de expansión rápida IEEE 802.1d
• Soporte de modo de etiqueta final (1 byte agregado antes de FCS) en el puerto 5 para informar al procesador qué puerto de entrada recibe el paquete
• Tejido de conmutador basado en memoria compartida y ancho de banda de memoria de alto rendimiento de 1,4 Gbps con configuración totalmente sin bloqueo
• MII doble con MAC 5 y PHY 5 en el puerto 5, SW5-MII/RMII para MAC 5 y P5-MII/RMII para PHY 5
• Opción Habilitar/Deshabilitar para tamaño de trama enorme de hasta 2000 bytes por trama
• Compatibilidad con IGMP v1/v2 Snooping (IPv4) para el filtrado de paquetes de multidifusión
• Compatibilidad con QoS IPv4/IPv6
• Admite direcciones de unidifusión/multidifusión desconocidas y filtrado de paquetes VID desconocidos
• Filtrado de direcciones propias
Acceso completo al registro de configuración
• Interfaz de administración en serie (MDC/MDIO) para todos los registros PHY e interfaz SMI (MDC/MDIO) para todos los registros
• SPI de alta velocidad (hasta 25 MHz) e interfaz maestra I2C para todos los registros internos
• Conexión de pines de E/S y EEPROM para programar registros selectivos en modo de interruptor no administrado
• Registros de control configurables sobre la marcha (PortPriority, 802.1p/d/q, AN…) Soporte de priorización de paquetes QoS/CoS
• Por puerto, 802.1p y basado en DiffServ
• Selección de priorización de QoS de 1/2/4 colas
• Cola justa ponderada programable para control de relación
• Reasignación de campo de prioridad 802.1p por base de puerto
Conmutador Ethernet 10/100 de 5 puertos integrado
• Conmutador de nueva generación con cinco MAC y cinco PHY que cumplen totalmente con el estándar IEEE 802.3u
• PHY diseñados con tecnología patentada Enhanced MixedSignal
• La estructura de conmutación sin bloqueo garantiza una entrega rápida de paquetes mediante el uso de una tabla de búsqueda de direcciones MAC de 1K y una arquitectura de almacenamiento y reenvío
• Memoria en chip de 64 Kbytes para el búfer de tramas (no compartida con la tabla de direcciones de unidifusión de 1K)
• Control de flujo dúplex completo IEEE 802.3x (PAUSA) con opción de modo forzado
• Control de flujo de contrapresión semidúplex
• HP Auto MDI/MDI-X e IEEE Auto Crossover Support
• La interfaz SW-MII es compatible con el modo MAC y el modo PHY
• Compatibilidad con interfaz de red serie (SNI) de 7 hilos para MAC heredado
• Indicadores LED por puerto para enlace, actividad y velocidad 10/100
• Compatibilidad con el estado del puerto de registro para enlace, actividad, dúplex completo/medio y velocidad 10/100
• Capacidades de diagnóstico de cables de LinkMD®
• Terminaciones en chip y tecnología de polarización interna para reducción de costos y consumo de energía más bajo
Funciones de monitoreo de interruptores
• Port Mirroring/Monitoring/Sniffing: Tráfico de entrada y/o salida a cualquier puerto o MII
• Contadores MIB para recopilación de estadísticas totalmente compatibles;34 contadores MIB por puerto
• Compatibilidad con loopback para MAC, PHY y diagnóstico remoto de fallas
• Interrupción para el cambio de enlace en cualquier puerto de disipación de baja potencia
• Apagado de hardware de chip completo
• Apagado de software de chip completo y apagado de software por puerto
• Soporte de modo de detección de energía <100 mW de consumo de energía de chip completo cuando todos los puertos no tienen actividad
• Consumo de energía de chip completo muy bajo (<0,5 W) en 5 puertos independientes, sin consumo de energía adicional en transformadores
• Función de apagado dinámico del árbol del reloj
• Voltajes: suministro único de 3,3 V con VDDIO de 3,3 V y controlador LDO interno de 1,2 V habilitado, o solución LDO externa de 1,2 V
- Solo VDDAT analógico de 3,3 V
- Compatibilidad con VDDIO de 3,3 V, 2,5 V y 1,8 V
- Baja potencia de núcleo de 1,2 V
• Rango de temperatura comercial: 0°C a +70°C
• Rango de temperatura industrial: –40 °C a +85 °C
• Disponible en paquetes sin plomo PQFP de 128 pines y LQFP de 128 pines
• Típico
• Teléfono VoIP
• Decodificador/caja de juegos
• Control Industrial
• Punto de vista IPTV
• Puerta de enlace residencial SOHO
• Puerta de enlace de banda ancha/Cortafuegos/VPN
• Módem por cable/DSL integrado
• Punto de acceso de LAN inalámbrica + puerta de enlace
• Conmutador independiente de 5 puertos 10/100