KSZ8895MQXI Conmutador Ethernet administrado de 5 puertos 10/100 con MII RMII
♠ Descripción del producto
Atributo del producto | Valor del atributo |
Fabricante: | Pastilla |
Categoría de producto: | Circuitos integrados de Ethernet |
RoHS: | Detalles |
Estilo de montaje: | SMD/SMT |
Paquete/Caja: | PQFP-128 |
Producto: | Conmutadores Ethernet |
Estándar: | 10BASE-T, 100BASE-TX |
Número de transceptores: | 5 Transceptor |
Velocidad de datos: | 10 Mbps, 100 Mbps |
Tipo de interfaz: | 7 hilos, I2C, MDI, MDI-X, MII, MIIM, RMII, SMI, SPI |
Voltaje de suministro de funcionamiento: | 3,3 V |
Temperatura mínima de funcionamiento: | - 40 °C |
Temperatura máxima de funcionamiento: | + 85 C |
Serie: | KSZ8895 |
Embalaje: | Bandeja |
Marca: | Tecnología de microchip / Atmel |
Kit de desarrollo: | KSZ8895MQX-EVAL |
Dúplex: | Dúplex completo, semidúplex |
Sensible a la humedad: | Sí |
Tipo de producto: | Circuitos integrados de Ethernet |
Cantidad del paquete de fábrica: | 66 |
Subcategoría: | Circuitos integrados de comunicación y redes |
Corriente de suministro - Máx.: | 86 mA, 107 mA |
Tensión de alimentación - Máx.: | 3,3 V |
Tensión de alimentación - Mín.: | 1,8 V |
Peso unitario: | 0,031394 onzas |
♠ Conmutador Ethernet administrado 10/100 integrado de 5 puertos con interfaz MII/RMII
El KSZ8895MQX/RQX/FQX/MLX es un switch de cinco puertos, altamente integrado y gestionado por Capa 2, con numerosas funciones diseñadas para reducir el coste del sistema. Diseñado para sistemas de switch de cinco puertos de 10/100 Mbps con bajo coste, bajo consumo de energía, terminación en chip y controladores de potencia internos, admite un ancho de banda de memoria de alto rendimiento y una estructura de conmutación basada en memoria compartida con configuración sin bloqueos. Su amplio conjunto de funciones incluye gestión de energía, límite de velocidad y relación de prioridad programables, VLAN basada en etiquetas/puertos, filtrado de paquetes, priorización de QoS de cuatro colas, interfaces de gestión y contadores MIB. La familia KSZ8895 proporciona múltiples interfaces de datos de CPU para abordar eficazmente las aplicaciones Fast Ethernet actuales y emergentes cuando el puerto 5 se configura para separar MAC5 con interfaces SW5-MII/RMII y PHY5 con P5-MII/RMII.
La familia KSZ8895 ofrece tres configuraciones, lo que proporciona la flexibilidad para satisfacer diferentes requisitos:
• KSZ8895MQX/MLX: Cinco transceptores 10/100Base-T/TX, una interfaz SW5-MII y una interfaz P5-MII
• KSZ8895RQX: Cinco transceptores 10/100Base-T/TX, un SW5-RMII y una interfaz P5-RMII
• KSZ8895FQX: Cuatro transceptores 10/100Base-T/TX en los puertos 1, 2, 3 y 5 (el puerto 3 puede configurarse en modo fibra). Un transceptor 100Base-FX en el puerto 4. Una interfaz SW5-MII y una P5-MII.
Todos los registros de las unidades MAC y PHY se pueden gestionar mediante la interfaz SPI o SMI. Se puede acceder a los registros MIIM mediante la interfaz MDC/MDIO. La EEPROM puede configurar todos los registros de control para el modo no gestionado.
Los KSZ8895MQX/RQX/FQX están disponibles en encapsulado PQFP de 128 pines. El KSZ8895MLX está disponible en encapsulado LQFP de 128 pines.
Funciones avanzadas del conmutador
• Compatibilidad con VLAN IEEE 802.1q para hasta 128 grupos de VLAN activos (rango completo de 4096 ID de VLAN)
• La tabla MAC estática admite hasta 32 entradas
• Opciones de etiqueta/sin etiqueta de ID de VLAN, por puerto
• Inserción o eliminación de etiquetas IEEE 802.1p/q por puerto según el puerto de entrada (egreso)
• Limitación de velocidad programable en la entrada y salida por puerto
• Soporte de limitación de velocidad basada en paquetes sin fluctuaciones
• Protección contra tormentas de transmisión con control porcentual (global y por puerto)
• Compatibilidad con el protocolo de árbol de expansión rápido IEEE 802.1d RSTP
• Soporte para modo de etiqueta de cola (1 byte agregado antes de FCS) en el puerto 5 para informar al procesador qué puerto de entrada recibe el paquete
• Ancho de banda de memoria de alto rendimiento de 1,4 Gbps y estructura de conmutación basada en memoria compartida con configuración totalmente sin bloqueos
• MII dual con MAC 5 y PHY 5 en el puerto 5, SW5-MII/RMII para MAC 5 y P5-MII/RMII para PHY 5
• Habilitar o deshabilitar la opción para tamaños de cuadro enormes de hasta 2000 bytes por cuadro
• Compatibilidad con IGMP v1/v2 Snooping (IPv4) para filtrado de paquetes de multidifusión
• Compatibilidad con QoS IPv4/IPv6
• Admite direcciones de unidifusión/multidifusión desconocidas y filtrado de paquetes VID desconocidos
• Filtrado de autodirección
Acceso al registro de configuración integral
• Interfaz de gestión en serie (MDC/MDIO) para todos los registros PHY e interfaz SMI (MDC/MDIO) para todos los registros
• SPI de alta velocidad (hasta 25 MHz) e interfaz maestra I2C a todos los registros internos
• Conexión de pines de E/S y EEPROM para programar registros selectivos en modo de conmutación no administrado
• Registros de control configurables sobre la marcha (Prioridad de puerto, 802.1p/d/q, AN…) Soporte de priorización de paquetes QoS/CoS
• Por puerto, basado en 802.1p y DiffServ
• Selección de priorización de QoS de 1/2/4 colas
• Colas justas ponderadas programables para control de proporción
• Reasignación del campo de prioridad 802.1p por puerto
Conmutador Ethernet 10/100 integrado de 5 puertos
• Conmutador de nueva generación con cinco MAC y cinco PHY que cumplen totalmente con el estándar IEEE 802.3u
• PHY diseñados con tecnología patentada de señal mixta mejorada
• La estructura de conmutación sin bloqueo garantiza una entrega rápida de paquetes mediante el uso de una tabla de búsqueda de direcciones MAC de 1K y una arquitectura de almacenamiento y reenvío.
• Memoria de 64 Kbytes en chip para almacenamiento en búfer de tramas (no compartida con la tabla de direcciones de unidifusión de 1 K)
• Control de flujo IEEE 802.3x dúplex completo (PAUSA) con opción de modo forzado
• Control de flujo de contrapresión semidúplex
• Compatibilidad con HP Auto MDI/MDI-X y IEEE Auto Crossover
• La interfaz SW-MII admite tanto el modo MAC como el modo PHY
• Compatibilidad con interfaz de red serial (SNI) de 7 cables para MAC heredada
• Indicadores LED por puerto para enlace, actividad y velocidad 10/100
• Soporte para estado de puerto de registro para enlace, actividad, dúplex completo/semidúplex y velocidad 10/100
• Capacidades de diagnóstico de cables LinkMD®
• Terminaciones en chip y tecnología de polarización interna para reducir costos y el menor consumo de energía
Funciones de monitoreo de conmutadores
• Duplicación/monitoreo/detección de puertos: tráfico de entrada y/o salida a cualquier puerto o MII
• Contadores MIB para recopilación de estadísticas totalmente compatibles; 34 contadores MIB por puerto
• Soporte de bucle invertido para MAC, PHY y diagnóstico remoto de fallas
• Interrupción para el cambio de enlace en cualquier puerto. Disipación de baja potencia.
• Apagado completo del hardware del chip
• Apagado de software de chip completo y apagado de software por puerto
• Soporte para modo de detección de energía <100 mW de consumo de energía de chip completo cuando todos los puertos no tienen actividad
• Consumo de energía de chip completo muy bajo (<0,5 W) en 5 puertos independientes, sin consumo de energía adicional en transformadores
• Función de apagado dinámico del árbol de reloj
• Voltajes: fuente de alimentación única de 3,3 V con VDDIO de 3,3 V y controlador LDO interno de 1,2 V habilitado, o solución LDO externa de 1,2 V
- Solo VDDAT analógico 3,3 V
- Soporte VDDIO 3,3 V, 2,5 V y 1,8 V
- Bajo consumo de energía del núcleo de 1,2 V
• Rango de temperatura comercial: 0°C a +70°C
• Rango de temperatura industrial: –40 °C a +85 °C
• Disponible en paquetes PQFP de 128 pines y LQFP de 128 pines, sin plomo
• Típico
• Teléfono VoIP
• Decodificador/caja de juegos
• Control industrial
• IPTV POF
• Puerta de enlace residencial SOHO
• Puerta de enlace de banda ancha/cortafuegos/VPN
• Módem DSL/Cable integrado
• Punto de acceso LAN inalámbrico + Puerta de enlace
• Conmutador independiente de 5 puertos 10/100