LCMXO2280C-4TN144C FPGA: Matriz de puertas programables en campo, 2280 LUT, 113 E/S, 1,8/2,5/3,3 V, 4 velocidades
♠ Descripción del producto
Atributo del producto | Valor del atributo |
Fabricante: | Enrejado |
Categoría de producto: | FPGA - Matriz de puertas programables en campo |
RoHS: | Detalles |
Serie: | LCMXO2280C |
Número de elementos lógicos: | 2280 LE |
Número de E/S: | 113 E/S |
Tensión de alimentación - Mín.: | 1,71 voltios |
Tensión de alimentación - Máx.: | 3,465 V |
Temperatura mínima de funcionamiento: | 0 °C |
Temperatura máxima de funcionamiento: | + 85 C |
Velocidad de datos: | - |
Número de transceptores: | - |
Estilo de montaje: | SMD/SMT |
Paquete/Caja: | TQFP-144 |
Embalaje: | Bandeja |
Marca: | Enrejado |
RAM distribuida: | 7,7 kbit |
RAM de bloque integrada - EBR: | 27,6 kbit |
Altura: | 1,4 milímetros |
Longitud: | 20 milímetros |
Frecuencia máxima de funcionamiento: | 550 MHz |
Sensible a la humedad: | Sí |
Número de bloques de matriz lógica - LABs: | 285 LAB |
Corriente de suministro de funcionamiento: | 23 mA |
Voltaje de suministro de funcionamiento: | 1,8 V/2,5 V/3,3 V |
Tipo de producto: | FPGA - Matriz de puertas programables en campo |
Cantidad del paquete de fábrica: | 60 |
Subcategoría: | Circuitos integrados lógicos programables |
Memoria total: | 35,3 kbit |
Ancho: | 20 milímetros |
Peso unitario: | 1,319 gramos |
No volátil, infinitamente reconfigurable
• Encendido instantáneo: se enciende en microsegundos
• Chip único, no requiere memoria de configuración externa
• Excelente seguridad de diseño, sin flujo de bits que interceptar
• Reconfigurar la lógica basada en SRAM en milisegundos
• SRAM y memoria no volátil programables a través del puerto JTAG
• Admite programación en segundo plano de memoria no volátil
Modo de suspensión
• Permite una reducción de corriente estática de hasta 100x
Reconfiguración TransFR™ (TFR)
• Actualización de la lógica en campo mientras el sistema está en funcionamiento
Alta densidad de E/S a lógica
• 256 a 2280 LUT4
• 73 a 271 E/S con amplias opciones de paquete
• Se admite la migración de densidad
• Embalaje sin plomo/compatible con RoHS
Memoria integrada y distribuida
• Hasta 27,6 Kbits de RAM de bloque integrada sysMEM™
• Hasta 7,7 Kbits de RAM distribuida
• Lógica de control FIFO dedicada
Búfer de E/S flexible
• El búfer sysIO™ programable admite una amplia gama de interfaces:
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, LVPECL, RSDS
PLL sysCLOCK™
• Hasta dos PLL analógicos por dispositivo
• Multiplicación, división y desplazamiento de fase del reloj.
Soporte a nivel de sistema
• Estándar IEEE 1149.1 Exploración de límites
• Oscilador integrado
• Los dispositivos funcionan con una fuente de alimentación de 3,3 V, 2,5 V, 1,8 V o 1,2 V.
• Programación en el sistema compatible con IEEE 1532