Microcontroladores SPC5605BK0VLL6 de 32 bits – MCU BOLERO 1M CABLE CU
♠ Descripción del producto
Atributo del producto | Valor del atributo |
Fabricante: | NXP |
Categoría de producto: | Microcontroladores de 32 bits - MCU |
RoHS: | Detalles |
Serie: | MPC5605B |
Estilo de montaje: | SMD/SMT |
Paquete/Caja: | LQFP-100 |
Centro: | e200z0 |
Tamaño de la memoria del programa: | 768 kB |
Tamaño de RAM de datos: | 64 kB |
Ancho del bus de datos: | 32 bits |
Resolución ADC: | 10 bits, 12 bits |
Frecuencia máxima de reloj: | 64 MHz |
Número de E/S: | 77 E/S |
Tensión de alimentación - Mín.: | 3 V |
Tensión de alimentación - Máx.: | 5,5 V |
Temperatura mínima de funcionamiento: | - 40 °C |
Temperatura máxima de funcionamiento: | + 105 C |
Calificación: | AEC-Q100 |
Embalaje: | Bandeja |
Marca: | Semiconductores NXP |
Tipo de RAM de datos: | Memoria RAM |
Tipo de interfaz: | CAN, I2C, LIN, SPI |
Sensible a la humedad: | Sí |
Serie de procesadores: | MPC560xB |
Producto: | MCU |
Tipo de producto: | Microcontroladores de 32 bits - MCU |
Tipo de memoria del programa: | Destello |
Cantidad del paquete de fábrica: | 90 |
Subcategoría: | Microcontroladores - MCU |
Temporizadores de vigilancia: | Temporizador de vigilancia |
Número de pieza Alias: | 935325828557 |
Peso unitario: | 0,024170 onzas |
♠Hoja de datos del microcontrolador MPC5607B
Esta familia de microcontroladores de sistema en chip (SoC) de 32 bits es el último logro en controladores integrados para aplicaciones automotrices. Pertenece a una familia en expansión de productos enfocados en la automoción, diseñados para abordar la próxima generación de aplicaciones de electrónica de carrocería en el vehículo.
El avanzado y rentable núcleo del procesador host e200z0h de esta familia de controladores automotrices cumple con la tecnología de la Arquitectura Power y solo implementa la APU (Unidad de Procesamiento Auxiliar) VLE (codificación de longitud variable), lo que proporciona una densidad de código mejorada. Opera a velocidades de hasta 64 MHz y ofrece un procesamiento de alto rendimiento optimizado para un bajo consumo de energía. Aprovecha la infraestructura de desarrollo disponible en los dispositivos actuales de la Arquitectura Power y es compatible con controladores de software, sistemas operativos y código de configuración para facilitar la implementación.
• Problema único, complejo de núcleo de CPU de 32 bits (e200z0h)
— Compatible con la categoría de tecnología integrada Power Architecture®
— Conjunto de instrucciones mejorado que permite la codificación de longitud variable (VLE) para reducir el tamaño del código. Con la codificación opcional de instrucciones mixtas de 16 y 32 bits, es posible lograr una reducción significativa del tamaño del código.
•Se admite hasta 1,5 MB de memoria flash de código en chip con el controlador de memoria flash
• Memoria flash de datos en chip de 64 (4 × 16) KB con ECC
• Hasta 96 KB de SRAM en chip
• Unidad de protección de memoria (MPU) con 8 descriptores de región y granularidad de región de 32 bytes en ciertos miembros de la familia (consulte la Tabla 1 para obtener más detalles).
• Controlador de interrupciones (INTC) capaz de manejar 204 fuentes de interrupción de prioridad seleccionable
• Bucle de enganche de fase modulado en frecuencia (FMPLL)
• Arquitectura de conmutador de barra cruzada para acceso simultáneo a periféricos, Flash o RAM desde múltiples maestros de bus
• Controlador eDMA de 16 canales con múltiples fuentes de solicitud de transferencia mediante multiplexor DMA
• El módulo de asistencia de arranque (BAM) admite la programación Flash interna a través de un enlace serial (CAN o SCI)
• El temporizador admite canales de E/S que proporcionan una gama de funciones de captura de entrada de 16 bits, comparación de salida y modulación de ancho de pulso (eMIOS)
• 2 convertidores analógico-digitales (ADC): uno de 10 bits y otro de 12 bits
• Unidad de disparo cruzado para permitir la sincronización de las conversiones de ADC con un evento de temporizador del eMIOS o PIT
• Hasta 6 módulos de interfaz periférica en serie (DSPI)
• Hasta 10 módulos de interfaz de comunicación en serie (LINFlex)
• Hasta 6 módulos CAN completos mejorados (FlexCAN) con buffers configurables
• 1 módulo de interfaz de circuito interintegrado (I2C)
• Hasta 149 pines de propósito general configurables que admiten operaciones de entrada y salida (dependiendo del paquete)
• Contador en tiempo real (RTC)
• Fuente de reloj de oscilador interno de 128 kHz o 16 MHz que admite activación autónoma con una resolución de 1 ms con un tiempo de espera máximo de 2 segundos
• Soporte opcional para RTC con fuente de reloj de un oscilador de cristal externo de 32 kHz, que admite activación con una resolución de 1 segundo y un tiempo de espera máximo de 1 hora
• Hasta 8 temporizadores de interrupción periódica (PIT) con resolución de contador de 32 bits
• Interfaz de desarrollo Nexus (NDI) según IEEE-ISTO 5001-2003 Clase Dos Plus
• Pruebas de escaneo de límites de dispositivo/placa compatibles con el Grupo de acción de pruebas conjuntas (JTAG) del IEEE (IEEE 1149.1)
• Regulador de voltaje en chip (VREG) para regular el suministro de entrada para todos los niveles internos