SPC5605BK0VLL6 Microcontroladores de 32 bits – MCU BOLERO 1M Cu WIRE

Breve descripción:

Fabricantes:NXP

Categoría de producto: Embebido – Microcontroladores

Ficha de datos: SPC5605BK0VLL6

Descripción:IC MCU 32BIT 768KB FLASH 100LQFP

Estado de RoHS: compatible con RoHS


Detalle del producto

Características

Etiquetas de productos

♠ Descripción del producto

Atributo del producto Valor de atributo
Fabricante: NXP
Categoria de producto: Microcontroladores de 32 bits - MCU
RoHS: Detalles
Serie: MPC5605B
Estilo de montaje: SMD/SMT
Paquete / Caja: LQFP-100
Centro: e200z0
Tamaño de la memoria del programa: 768 KB
Tamaño de RAM de datos: 64 KB
Ancho del bus de datos: 32 bits
Resolución ADC: 10 bits, 12 bits
Frecuencia de reloj máxima: 64 MHz
Número de E/S: 77 E/S
Tensión de alimentación - Mín.: 3 voltios
Tensión de alimentación - Máx.: 5,5 V
Temperatura mínima de funcionamiento: - 40C
Temperatura máxima de funcionamiento: + 105C
Calificación: AEC-Q100
Embalaje: Bandeja
Marca: Semiconductores NXP
Tipo de RAM de datos: SRAM
Tipo de interfaz: PUEDE, I2C, LIN, SPI
Sensible a la humedad:
Serie del procesador: MPC560xB
Producto: UCM
Tipo de producto: Microcontroladores de 32 bits - MCU
Tipo de memoria de programa: Destello
Cantidad del paquete de fábrica: 90
Subcategoría: Microcontroladores - MCU
Temporizadores de vigilancia: Temporizador de vigilancia
Alias ​​de parte #: 935325828557
Unidad de peso: 0.024170 onzas

 

♠Hoja de datos del microcontrolador MPC5607B

Esta familia de microcontroladores de sistema en chip (SoC) de 32 bits es el último logro en controladores integrados de aplicaciones automotrices.Pertenece a una familia en expansión de productos enfocados en la automoción diseñados para abordar la próxima ola de aplicaciones de electrónica corporal dentro del vehículo.

El núcleo de procesador host e200z0h avanzado y rentable de esta familia de controladores para automóviles cumple con la tecnología Power Architecture y solo implementa la APU (unidad de procesador auxiliar) VLE (codificación de longitud variable), lo que proporciona una densidad de código mejorada.Opera a velocidades de hasta 64 MHz y ofrece un procesamiento de alto rendimiento optimizado para un bajo consumo de energía.Aprovecha la infraestructura de desarrollo disponible de los dispositivos Power Architecture actuales y es compatible con controladores de software, sistemas operativos y código de configuración para ayudar con las implementaciones de los usuarios.


  • Anterior:
  • Próximo:

  • • Número único, complejo de núcleo de CPU de 32 bits (e200z0h)

    — Cumple con la categoría integrada de tecnología Power Architecture®

    — Conjunto de instrucciones mejorado que permite la codificación de longitud variable (VLE) para la reducción del tamaño del código.Con la codificación opcional de instrucciones mixtas de 16 y 32 bits, es posible lograr una reducción significativa del tamaño del código.

    • Hasta 1,5 MB de memoria flash de código en chip compatible con el controlador de memoria flash

    • Memoria flash de datos en chip de 64 (4 × 16) KB con ECC

    • Hasta 96 KB de SRAM en chip

    • Unidad de protección de memoria (MPU) con 8 descriptores de región y granularidad de región de 32 bytes en ciertos miembros de la familia (consulte la Tabla 1 para obtener más detalles).

    • Controlador de interrupción (INTC) capaz de manejar 204 fuentes de interrupción de prioridad seleccionable

    • Bucle de enganche de fase con modulación de frecuencia (FMPLL)

    • Arquitectura de interruptor de barra cruzada para acceso simultáneo a periféricos, Flash o RAM desde varios maestros de bus

    • Controlador eDMA de 16 canales con múltiples fuentes de solicitud de transferencia mediante multiplexor DMA

    • El módulo de asistencia de arranque (BAM) admite la programación flash interna a través de un enlace en serie (CAN o SCI)

    • El temporizador admite canales de E/S que proporcionan una variedad de funciones de modulación de ancho de pulso (eMIOS) y captura de entrada de 16 bits.

    • 2 convertidores de analógico a digital (ADC): uno de 10 bits y otro de 12 bits

    • Unidad de activación cruzada para permitir la sincronización de conversiones de ADC con un evento de temporizador de eMIOS o PIT

    • Hasta 6 módulos de interfaz periférica en serie (DSPI)

    • Hasta 10 módulos de interfaz de comunicación en serie (LINFlex)

    • Hasta 6 módulos CAN completos mejorados (FlexCAN) con búferes configurables

    • 1 módulo de interfaz de circuito interintegrado (I2C)

    • Hasta 149 pines de uso general configurables que admiten operaciones de entrada y salida (según el paquete)

    • Contador en tiempo real (RTC)

    • Fuente de reloj del oscilador interno de 128 kHz o 16 MHz compatible con activación autónoma con resolución de 1 ms con tiempo de espera máximo de 2 segundos

    • Compatibilidad opcional con RTC con fuente de reloj de un oscilador de cristal externo de 32 kHz, compatible con activación con resolución de 1 segundo y tiempo de espera máximo de 1 hora

    • Hasta 8 temporizadores de interrupción periódica (PIT) con resolución de contador de 32 bits

    • Interfaz de desarrollo Nexus (NDI) según IEEE-ISTO 5001-2003 Class Two Plus

    • Prueba de escaneo de límites de placa/dispositivo compatible con el Grupo de acción de prueba conjunta (JTAG) de IEEE (IEEE 1149.1)

    • Regulador de voltaje en chip (VREG) para la regulación del suministro de entrada para todos los niveles internos

    Productos relacionados